Система команд x86 |
|
Программирование - Архитектура и система команд микропроцессоров x86 |
DIVPS
Влияние команды на флаги и форматы команды:
* |
* |
* |
* |
* |
* |
0F 5E /r |
DIVPS xmm1, xmm2/m128 |
Делить упакованные значения из xmm1 на соответствующие значения из xmm2/m128, результат поместить в xmm1 |
Pentium III |
divps xmm1,[ecx] |
Описание:
Команда DIVPS делит упакованные короткие вещественные значения из операнда-источника на соответствующие короткие вещественные, упакованные в операнде-назначении. Результат операции помещается в операнд-назначение.
Операция:
DEST[31-0] = DEST[31-0] / (SRC/m128[31-0]);
DEST[63-32] = DEST[63-32] / (SRC/m128[63-32]);
DEST[95-64] = DEST[95-64] / (SRC/m128[95-64]);
DEST[127-96] = DEST[127-96] / (SRC/m128[127-96]);
Особые ситуации защищенного режима:
#GP(0) при некорретном эффективном адресе операнда в памяти в сегментах CS, DS, ES, FS или GS, и для всех сегментов если операнд в памяти не выровнен по 16-байтным границам.
#SS(0) при использовании некорректного эффективного адреса в сегменте SS.
#PF(Код ошибки) при страничной ошибке.
#NM, если CR0.TS = 1.
#UD, если CR0.EM = 1 или CR4.OSFXSR = 0, а также при встрече незамаскированных SIMD-исключений, когда CR4.OSXMMEXCPT = 0.
#XM при встрече незамаскированных SIMD-исключений, когда CR4.OSXMMEXCPT = 1.
Особые ситуации режима реальной адресации:
#GP, если любая часть операнда находится вне пространства эффективных адресов от 0 до 0FFFFh.
#NM, если CR0.TS = 1.
#UD, если CR0.EM = 1 или CR4.OSFXSR = 0, а также при встрече незамаскированных SIMD-исключений, когда CR4.OSXMMEXCPT = 0.
#XM при встрече незамаскированных SIMD-исключений, когда CR4.OSXMMEXCPT = 1.
Особые ситуации режима V86:
Такие же, как и в режиме реальной адресации.
#PF(Код ошибки) при страничной ошибке.
Все права защищены © Алексей Ровдо, 1994-2023. Перепечатка возможна только по согласованию с владельцем авторских прав. admin@club155.ru